Hallo,
nachdem bei mir immer wieder mal die Fage ankommt, wie kann in einer logischen Schaltung der 3te Zustand einwandfrei nachgewiesen und messtechnisch erfasst werden, habe ich einen Prinzip-Schaltplan entworfen, der vielleicht von Knolle in einem Projekt umgesetzt werden kann. Hab für Knolle die Dokumente und Simulationen vorbereitet.
Hier der Schaltplan als Grundmuster eines Fenster-Komparators, der am Vergleichereingang eine schwach belastbare Mittenspannung anliegen hat, die über die Tastspitze auf die logik-Pegel gezogen wird. Es sind hier noch keine Schutzbeschaltungen vorhanden, die aber bei einem ernst zu nehmenden Messgerät nötig sind.
Der angelegte Zustand wird dann über die beiden sich ausschließenden Zweige der beiden Comparatoren mit OpenC-Output über LED angezeigt.
Ein Piezzo macht ein eventuelles Takten hörbar - soweit die Impulse im hörbaren Bereich liegen.
CU
St.